エントリーの編集

エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント1件
- 注目コメント
- 新着コメント
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています

- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
無償ツールで実践する「ハード・ソフト協調検証」(1) ―― SystemVerilogのDPI-C機能
SoC(System on a Chip)などのハードウェア・ソフトウェア協調検証というと,何百万円もするツールが必... SoC(System on a Chip)などのハードウェア・ソフトウェア協調検証というと,何百万円もするツールが必要となる高度な開発手法と思いがちだ.しかし,その基本的な考え方は決して複雑なものではない.また,最近ではFPGAベンダなどが提供する無償ツールを使って,かなりの設計・検証が行えるようになってきた.ここでは,SystemVerilogをサポートする無償のシミュレータと無償のFPGA用オンチップ・バス・モデルを用いて,ハードウェア・ソフトウェア協調検証の一手法について解説する.(編集部) 筆者は,日本で唯一のLSI検証関連ブログ「Verification Enginnerの戯言」を運営しています.このブログでは,LSIの設計や検証に利用される記述言語「SystemC」,「SystemVerilog」を中心に,ハイレベル合成(HLS:High Level Synthesis)やVM
2012/02/07 リンク