“距離が離れている場合も、バスデータとクロックのACタイミング要件が破たんするため、データの正常な受信が不可能になります。このパラレルバスの問題を解決する手法として、SerDesのアーキテクチャが採用されました

ytkibkytkibk のブックマーク 2020/01/29 07:08

その他

このブックマークにはスターがありません。
最初のスターをつけてみよう!

高速インタフェースで使用されるSerDes ~ 種類と特長、その歴史

    2. クロックスピードを4倍にする 低速のバスクロック8MHzをバスデータとのACタイミングを満たし4倍の33MHzへの向上は可能でした。実際、PC-ATのISAバスはクロックスピード8.33MHz、その後発表されたPCIローカルバ...

    \ コメントが サクサク読める アプリです /

    • App Storeからダウンロード
    • Google Playで手に入れよう