タグ

processorに関するkooosukeのブックマーク (3)

  • 画像エンジン - Wikipedia

    画像エンジン(がぞうエンジン)とは、デジタルカメラ・デジタルビデオカメラ・テレビ受像機など映像機器で、CCD、CMOSなど撮像素子から得る電荷や、映像信号を扱う半導体である。 旧来、デジタルカメラの画像エンジンは、汎用DSPが用いられていたが、メガピクセルを扱うには処理能力が不足し、撮影毎の画像処理に数秒間を要して連続撮影は困難であるため、製品メーカーは必要な能力を有する専用画像処理CPUを開発して、製品へ搭載している。 デジタルカメラでは、撮像素子からの電荷を画像ファイルへ変換する作動の他、省電力に高性能ならば起動・連続撮影・撮影可能枚数など、作動全般で高速化に寄与する。 キヤノン - DIGIC ニコン - EXPEED カシオ計算機 - EXILIMエンジン パナソニック - ヴィーナスエンジン オリンパス → OM SYSTEM - TruePic コニカミノルタ - SUPHEE

  • 「ムーアの法則」に壁--米インテル研究者が認める

    最近発表された研究論文によると、今日チップメーカー各社が一般的に「ムーアの法則」と呼んでいるチップの性能の伸びが、まもなく壁に突き当たるという。 むろん、壁に突き当たるといっても、それは20年ほど先の話である。だが米Intelの研究者らは最近、チップメーカー各社がトランジスタのサイズ縮小に関して、壁にぶつかることを理論付ける論文を発表した。トランジスタサイズの縮小は、既存のものよりも小型で強力かつ安価なチップをつくり出す上で、チップメーカーが用いる主な方法である。 チップメーカーは、慎重に見積もっても2018年までには、16ナノメートルプロセスでチップを製造できるようになる。しかし、その後1度や2度のプロセス改善はあるかもしれないが、それ以上は無理だろう。 「これは、根的な限界のようだ」と、Intelの技術戦略ディレクターでIntelフェローでもあるPaolo Garginiはいう。「L

    「ムーアの法則」に壁--米インテル研究者が認める
  • インテルCEO:「ムーアの法則に限界は見あたらない」

    サンフランシスコ発--Intel最高経営責任者(CEO)のCraig Barrettは米国時間1日、チップの性能はこの先何年もムーアの法則に従って向上するとの予測を示した。 同氏は、この勢いがまず従来の製造プロセスの発展に合わせて続くとし、その後も別の技術が登場することでさらにチップの性能が向上していくと述べた。同氏は当地で開催中のIntel Developer Forum(IDF)での基調講演のなかでこの発言を行った。 Barrettは、従来のチップ製造技術は最小5ナノメートルまで可能になる、との予測を示した。5ナノメートルといえば、水素原子約50個分の幅しかない。 「5ナノメートル前後まではめどが立っている。それより小さくなると、漏れ電流が大量に発生するなどの障害が発生してくる。しかし、障害にぶつかるたびに、わが社の優秀なエンジニアは問題を克服しているようだ」(Barrett) lnt

    インテルCEO:「ムーアの法則に限界は見あたらない」
  • 1