東芝は2月21日、デジタル信号処理に代わる新たな信号処理方式として、デジタル信号を時間領域で表現する時間領域信号処理技術を開発したと発表した。また、同技術をNAND型フラッシュメモリの誤り訂正処理に用いられるLDPC復号回路に適用し、回路規模を38%縮小できることを実証したという。 詳細は2月17日より米国サンフランシスコで開催されている「ISSCC 2013(International Solid-State Circuits Conference:国際固体素子回路会議)」にて発表された。 現在、NAND型フラッシュメモリはプロセスの微細化などにより電荷を保持できなくなるといった影響から信頼性向上が求められており、その技術の1つとしてLDPC符号などの誤り訂正回路に注目が集まっているが、LDPC符号は復号回路の回路規模が大きいという課題があった。 これは、復号に従来の1か0かという情報だ