ブックマーク / www3.ocn.ne.jp/~sugai (1)

  • PLL_top_page

    目次: 1.PLLとは、なんぞや。 2.PLLを構成するもの。 (PLLを構成する各セクションのKnow-Howのお話) 3.用語解説 (位相ノイズ,スプリアスとは、なんだ?) 4.PLLは、単純なフィードバック系・・・! (等価回路で勉強しませう) 5.抑えるべき基特性は? (ノイズ特性,セトリング特性をきちっと抑えましょう) 6.設計してみましょう。 (あとは、あなたの腕です) 7.まとめ PLLとは、Phase Locked Loop(位相ロックループ)の略です。一般的に、PLLは制御可能な1つの発振器をもち、その発振器の位相を基準になる信号の位相に対して一定の関係を保つ様に、位相差を検出して、フィードバック制御する事で構成されます。PLLは、昔から、角度変調信号の復調や、種々の同期回路、周波数シンセサイザ等、に使われていました。また、最近では、マイクロプロセ

  • 1