今回のテーマは、組み合せ最適化問題を従来の1800倍のエネルギー効率で計算し、室温で動作する新型半導体コンピュータで利用される「CMOSアニーリング」という技術だ。世界初の商用量子コンピュータといわれ話題を振りまいた「D-Wave」と同様に組み合せ最適化問題の計算を一般的なCMOS製造プロセスで作れるチップで実現する。 「CMOSアニーリング」って何? CMOSアニーリングは、物流など社会インフラの各領域で求められる「組み合せ最適化問題」をスピーディーに解決(近似解の導出)する、半導体を用いた新しい手法だ。2015年2月に日立製作所が、この手法を採用したCMOS半導体回路を試作し、2万0480のパラメータ(組み合せパターンとしては約1兆の500乗通り)の中から最適に近い、実用的に用いられるパターン(近似解)をわずか数ミリ秒で求められることを実証した。処理に要する電力は0.05ワットで、これ
![汎用CPUの1800倍、近似アルゴリズム特化の「CMOSアニーリング」とは?](https://cdn-ak-scissors.b.st-hatena.com/image/square/9132d6ce7fbc95c6b57b5d4c6c4ede95f60cd9b2/height=288;version=1;width=512/https%3A%2F%2Fimage.itmedia.co.jp%2Fkn%2Farticles%2F1504%2F01%2Fmi2374_30007682_5min_001_MASK.jpg)