タグ

2016年2月21日のブックマーク (5件)

  • Linux BSP for STM32F746G Discovery Board

  • hamsterworks.co.nz

    This domain may be for sale!

  • 1chipMSXのコンパイル手順

    QuartusIIの起動 ROMデータをプロジェクトに追加 コンパイルの実行 コンパイル結果の確認 BIOSをemsx_top.pofに設定 ダウンロードケーブルで1chipMSXに転送 生成されたファイル一覧 1chipMSX は altera社 の Cyclone という FPGA で構成されていて、CPU(Z80A)やビデオチップ(9938VDP)もハードウェア記述言語である VHDL で記述したものを組み込んであるため、VHDL のソースを変更することでハードウェアレベルで機能を変更できる魅力的なオモチャです。私自身は MSX も VHDL も FPGA も初めてなので結構苦労していますが、簡単な部分から VHDL のソースで遊んでいこうと思っています。すでにLEDの機能を変更する改造がされている方がいますが、今後色々な改造が公開されていくものと思われます。そこで、改造されたソース

    1chipMSXのコンパイル手順
  • OneChipMSX on Altera DE0

    OneChipMSX на Altera DE0 - Development and Education Board [ index ] Версия прошивки от 18 апреля 2018 года. 1) Модифицирован начальный загрузчик системы - процесс загрузки отображается на экране. 2) Кроме начального старта по включению питания и по нажатию кнопки KEY0, при котором происходит загрузка BIOS системы, предусмотрен "теплый" старт без загрузки BIOS по кнопке KEY1 и с клавиатуры, одновр

    OneChipMSX on Altera DE0
  • ZEROからのFPGA

    実行効率と動作周波数のバランスを取ったシングル・サイクルCPUの設計 基的にほとんどの命令を1クロックサイクルで完了させることによってディペンデンシー・ストールの発生を原理的になくし、どうしても1サイクルでは高速に実行できない命令のみパイプライン化することによって、実行効率と最大動作周波数のバランスを取ったプロセッサーを設計しました。 2024/07/06 14:00 オープンソースのEDAツール「Qflow」を使った半導体設計の方法 今回は番外編としてFPGAではなく、オープンソースのEDAツール「Qflow」でスタンダード・セル方式の半導体設計を行ってみました。QflowはHDLソースコードを元にスタンダード・セル(NAND等の論理素子をブロック化したもの)を用いて論理合成、配置配線を行い、最終的に半導体チップのレイアウトデータ(GDSIIファイル)を生成するツールです。 2024/