タグ

2012年5月10日のブックマーク (5件)

  • CPUのbit数とメモリの関係について教えてください。…

    CPUのbit数とメモリの関係について教えてください。 http://mag.autumn.org/Content.modf?id=20050119154552 こちらのページを読んでいて色々わかりませんでした。 >物理的にCPUに接続できるメモリのメモリ空間は、主にCPUからアドレスバスが何出ているかで決まります。 >プログラムがアクセス可能なメモリ空間は、CPUの論理的なアーキテクチャで決まります。 これらの意味の違いはどういったことでしょうか。 知識が浅いので簡単な言葉で教えていただけると助かります。 よろしくお願いします。

  • メモリバリア - Wikipedia

    この記事は検証可能な参考文献や出典が全く示されていないか、不十分です。出典を追加して記事の信頼性向上にご協力ください。(このテンプレートの使い方) 出典検索?: "メモリバリア" – ニュース · 書籍 · スカラー · CiNii · J-STAGE · NDL · dlib.jp · ジャパンサーチ · TWL(2023年7月) メモリバリア(英: memory barrier)またはメモリフェンス(英: memory fence)とは、その前後のメモリ操作の順序性を制限するCPUの命令の一種である。 CPUには、性能最適化策としてアウト・オブ・オーダー実行を行うものがあり、メモリのロード命令やストア命令を含めて順序を入れ替えて実行することがある。この命令の並べ替えは、ひとつのスレッドの中で一般に暗黙のうちに行われるが、マルチスレッドプログラムやデバイスドライバでは慎重に制御しない限り

  • CASL - Wikipedia

    出典は列挙するだけでなく、脚注などを用いてどの記述の情報源であるかを明記してください。記事の信頼性向上にご協力をお願いいたします。(2015年10月) CASL(キャスル)は、情報処理技術者試験におけるプログラミング能力試験のために、CAP-Xの後継として1986年仕様策定したアセンブリ言語である[1]。 概要[編集] 第二種情報処理技術者試験(現・基情報技術者試験)にはプログラミング能力試験という試験がある。この試験は幾つかのプログラミング言語別に分かれており、受験者はそれぞれが最も得意とする言語による試験を選択することで、特定の言語のプログラマが有利になることを防いでいる。 この試験で使用するアセンブリ言語としてCASLが開発された。アセンブリ言語はハードウェアのアーキテクチャとの関連性が強い。特定の実在するアーキテクチャを試験に採用した場合、それを利用する受験者に有利に働いてしまう

  • アドレスバス - Wikipedia

    この記事は検証可能な参考文献や出典が全く示されていないか、不十分です。出典を追加して記事の信頼性向上にご協力ください。(このテンプレートの使い方) 出典検索?: "アドレスバス" – ニュース · 書籍 · スカラー · CiNii · J-STAGE · NDL · dlib.jp · ジャパンサーチ · TWL(2020年4月) アドレスバス (Address bus) は、CPUやDMAを行うユニットが、アクセスしたいコンピュータメモリの要素や位置の物理アドレスを伝えるために使用するバスである。 アドレスバスの幅により、アドレス指定可能なメモリ要素の位置とともにアクセスできるメモリサイズが決定される。例えば、1970年代から1980年代までの8ビットプロセッサで一般的に使用された16ビット幅のアドレスバスは、216 = 65,536 = 64Kiのメモリ位置にアクセスできる。また、2

  • CPUの性能の説明

    CPUってなに?= CPU とは「セントラル・プロセッシング・ユニット」の略で、「中央処理装置」という意味です。 パソコンの中心となり、パソコン全体の処理・計算を行う、まさに頭脳と言える部分です。 ですからこのパーツの良し悪しが、パソコンの性能に直結すると言っても過言ではありません。 それほど重要なパーツです。 CPU が良いものであるほど、そのコンピュータは複雑で多くの処理も、速く安定して行える訳です。 CPU はこのような平べったいタイルの様な感じです。 左の画像ものは黒と緑の色をしていますが、種類によって多くの色があり、最近は白いものが多くなっています。 CPU の裏面にはたくさんのトゲトゲの突起があります。 CPU をはめるマザーボード(基盤)側にはたくさんの小さいツブツブの穴があって、このトゲトゲをツブツブに合わせてはめ込みます。 (最近はマザーボードの側に