NVIDIAは、米国時間の1月4日、ネバダ州ラスベガスのフォーシーズンズホテルにおいて記者発表会を開催し、次期モバイルSoC(System on Chip)となる「Tegra X1」を発表した。同SoCは、これまで開発コードネーム"Erista"(エリスタ)と呼ばれてきたものであり、その製造プロセスにはTSMCの20nmプロセスが採用されることも明らかにされた。概要はお届け済みだが、本稿ではTegra X1の詳細をレポートしたい。 同製品は、GPUアーキテクチャにGeForce GTX 980で採用されている第2世代のMaxwellアーキテクチャを採用し、256 CUDAコアを統合するとともに、CPUコアには64bit ARMアーキテクチャであるARMv8に対応したCortex-A57とCortex-A53を4基ずつ、合計8コアをbig.LITTLE構成で搭載する。 この両ARMコアは、A
![CES 2015 - NVIDIA「Tegra X1」の正体、規格外の高性能は次世代運転支援への布石](https://cdn-ak-scissors.b.st-hatena.com/image/square/10f40ea2a6f824e06bfd1e16c36b5e27a59a4f81/height=288;version=1;width=512/https%3A%2F%2Fnews.mynavi.jp%2Farticle%2F20150107-ces03%2Findex_images%2Findex.jpg)