タグ

2015年3月12日のブックマーク (12件)

  • アインシュタインのノートには何が書かれているのか?

    By Sebastian Niedlich アルベルト・アインシュタインといえば、一般相対性理論を含むさまざまな理論を提唱した理論物理学者で、「天才」という言葉の代名詞のような人物です。そんなアインシュタインの思考の一端が垣間見える、貴重なプライベートでの推論や計算が書き込まれたノート「チューリッヒ・ノート」の中身が公開されています。 Einstein's Zurich Notebook http://www.pitt.edu/~jdnorton/Goodies/Zurich_Notebook/index.html ◆ノートの表紙 ノートには2つのカバーがあります。アインシュタインはこの両方に説明書きを行っており、以下のカバーにはアインシュタインの秘書であったヘレン・デュカスがタイプライターで打った「Notes for Lectures on Relativity…(相対性理論を説明するた

    アインシュタインのノートには何が書かれているのか?
  • http://www.math.u-ryukyu.ac.jp/~tsukuda/lecturenotes/htnote/htnotech2.html

  • デザイン ツール

    AMD とエコシステム パートナーは、パワフルで使いやすい包括的なツール、ライブラリ、設計手法などを含むソフトウェアとハードウェアの開発環境およびエンベデッド プラットフォームを提供しています。これらの開発環境では、開発時間を短縮させるだけではなく、必要に応じて独自のハードウェア アクセラレータを簡単に構築できます。AI サイエンティストから、アプリケーション エンジニア、アルゴリズム エンジニア、エンベデッド ソフトウェア開発者、従来のハードウェア開発者に至るまで、あらゆる開発者が AMD アダプティブ コンピューティング ソリューションを最大限に活用できるようサポートします。

    デザイン ツール
  • CでプログラマブルSoC開発、ザイリンクスがZynq用ツール「SDSoC」

    「C/C++が使えれば、FPGAが開発できます」 ザイリンクスが発表した同社プログラマブルSoC「Zynq」シリーズ向け開発環境「SDSoC」は、C/C++FPGA回路が設計できる高位合成機能を搭載する。 ザイリンクスは2015年3月10日、同社プログラマブルSoC「Zynq」シリーズ向け開発環境「SDSoC」を発表した。C/C++でプログラマブルSoCの開発を可能とする開発環境であり、「ハードウェアエンジニアがいなくてもプログラマブルSoCにチャレンジできる。これは大きなバリューだろうと考えている」と同社ではソフトウェアエンジニアに訴求する。 同社はソフトウェアエンジニアでも容易に扱えるプログラマブルSoC開発ツールとして、既にネットワーク機器向けの「SDNet」、OpenCL向け「SDAccel」を提供しており、SDSoCはシリーズ第3弾となる。SDSoCはEclipseベースのID

    CでプログラマブルSoC開発、ザイリンクスがZynq用ツール「SDSoC」
  • SDSoC 開発環境

  • All Programmableデバイス向け開発環境、C/C++でFPGA回路設計も可能に

    All Programmableデバイス向け開発環境、C/C++FPGA回路設計も可能に:プログラマブルロジック FPGA(1/2 ページ) ザイリンクスは、All Programmable SoCおよびMPSoC向けの開発環境「SDSoC」を発表した。SDSoCを用いると、FPGAを設計した経験がほとんどない技術者でも、高速化したいC/C++関数を指定するだけで、自動的にハードウェア回路に置き換えることができる。 ザイリンクスは2015年3月10日、All Programmable SoCおよびMPSoC向けの開発環境「SDSoC」を発表した。SDSoCを用いると、FPGAを設計した経験がほとんどない技術者でも、高速化したいC/C++関数を指定するだけで、自動的にハードウェア回路に置き換えることができるため、システム性能に優れたSoC設計が可能となる。 Eclipseベースで SDSo

    All Programmableデバイス向け開発環境、C/C++でFPGA回路設計も可能に
  • A-Dコンバータを用いた新方式PLLを開発

    東京工業大学は2015年3月10日、同大学教授の松澤昭氏らの研究グループが、A-Dコンバータを用いた新しい方式のデジタルクロック生成器の開発に成功したと発表した。 東京工業大学は2015年3月10日、同大学教授の松澤昭氏らの研究グループが、A-Dコンバータを用いた新しい方式のデジタルクロック生成器の開発に成功したと発表した。従来のデジタルPLL(Phase Locked Loop:位相同期ループ)に比べ、低消費電力、低ジッタで動作することを確認したという。 クロック生成回路は、低ジッタかつ低消費電力であることが求められる。クロック生成には、通常、PLLが用いられるが、従来のアナログ方式のPLLでは、フィルタの面積が大きいという問題を抱え、より小型化できるデジタルフィルタを用いるデジタルPLLの開発が進んでいる。 デジタルフィルタは、フィルタ部分の面積を縮小でき、所望の周波数に達するまでのロ

    A-Dコンバータを用いた新方式PLLを開発
  • コンピュータアーキテクチャの話(324) GPUのエラー発生頻度はどの程度のものであるか?

    GPUはどの程度エラーするのか? 2014年6月に開催された「Fault Tolerance for HPC at eXtreme Scale 2014(FTXS 2014)」という学会で、Unversidade Federal Do Rio Grande Do Sul(UFRGS)のPaolo Rech氏が、NVIDIAのK20 GPUを使い、「lavaMD」、「Hotspot」と「行列の転置」という3つのアプリケーションを実行してエラーの発生頻度を測定したという論文を発表している。なお、この測定はロスアラモス国立研究所の加速器で作られた中性子ビームを使った加速実験によるものである。 行列の転置の場合のデータ化けは約10fit、Hotspotでは2000fit、laveMDでは10000fitという結果である。これは、エラー率は、どの程度、チップ上のSRAMを使っているかなどの使い方の違

    コンピュータアーキテクチャの話(324) GPUのエラー発生頻度はどの程度のものであるか?
    makaya
    makaya 2015/03/12
  • 日立、400Gbpsでのデータセンター間通信を実現する伝送技術を開発

    日立製作所(日立)は3月9日、他拠点に分散したデータセンター間の通信や大規模データセンター内のネットワークを対象とした大容量・高信頼ネットワーク技術を開発したと発表した。 近年、スマートフォンの普及、クラウドコンピューティングやビッグデータ利活用の進展によりデータセンターが扱うデータ量が急激に増加しており、サーバーやストレージの増加している。これに伴いルーターやスイッチの数も増えることで転送遅延が発生し、データセンター全体の性能向上を阻害する原因となっている。 また、データセンターが大規模化していくと、災害などによるネットワークの遮断や、データセンターの停止による社会への影響が大きくなることから、トラブルが発生した際にデータを瞬時に移行して運用を継続できる多拠点、分散型のデータセンターが必要とされている。 こうした状況の中、日立は「低遅延かつ効率よくデータセンター内のデータを集約する技術

    日立、400Gbpsでのデータセンター間通信を実現する伝送技術を開発
  • ニュースリリース:2015年3月9日:日立

    印刷される方はこちらをご覧ください(PDF形式、465kバイト) このニュースリリース記載の情報(製品価格、製品仕様、サービスの内容、発売日、お問い合わせ先、URL等)は、発表日現在の情報です。予告なしに変更され、検索日と情報が異なる可能性もありますので、あらかじめご了承ください。なお、最新のお問い合わせ先は、お問い合わせ一覧をご覧下さい。 2015年3月9日 大規模・分散型データセンター向け大容量・高信頼伝送技術を開発 20kmの光ファイバを用いて従来比4倍となる400ギガビット/秒級の伝送実験に成功 株式会社日立製作所(執行役社長兼COO:東原 敏昭/以下、日立)は、このたび、多拠点に分散したデータセンター間の通信や大規模データセンター内のネットワークを対象とした大容量・高信頼ネットワーク技術を開発しました。実際のフィールドに敷設した20kmの光ファイバを用いた試験用プラットフォームに

  • LLVM 3.6が登場

    LLVM is a robust system, particularly well suited for developing new mid-level language-independent analyses and optimizations. LLVMプロジェクトは2月27日(米国時間)、「LLVM Project Blog: LLVM 3.6 Release」においてLLVMの最新版となる「LLVM 3.6」を公開したと伝えた。LLVMはさまざまなプログラミング言語に対応したコンパイラ・インフラストラクチャ。コンパイル時間の短さ、生成されるバイナリの質の高さ、生成されるバイナリサイズの小ささ、出力されるエラーメッセージのわかりやすさなどから開発者に人気があり、LLVMをメインのコンパイラとして採用するプロジェクトやベンダが増えている。 LLVM 3.6における主な注目点は次の

  • BLOGOS サービス終了のお知らせ

    平素は株式会社ライブドアのサービスを ご利用いただきありがとうございます。 提言型ニュースサイト「BLOGOS」は、 2022年5月31日をもちまして、 サービスの提供を終了いたしました。 一部のオリジナル記事につきましては、 livedoorニュース内の 「BLOGOSの記事一覧」からご覧いただけます。 長らくご利用いただき、ありがとうございました。 サービス終了に関するお問い合わせは、 下記までお願いいたします。 お問い合わせ ※カテゴリは、「その他のお問い合わせ」を選択して下さい。

    BLOGOS サービス終了のお知らせ