タグ

電子に関するsetotchのブックマーク (27)

  • ミライネット|フレッツ光対応のプロバイダ「Mirai NET」 :: Home

    インターネットサービスプロバイダー Mirai NET 公式ウェブサイト。光インターネット接続、ウイルスチェック、迷惑メール対策なども充実。幅広いサービスをご提供しています。

  • TDRといえば。。。: アジレント電子計測エンジニアのブログ

  • スタブ (回路) - Wikipedia

    この記事は検証可能な参考文献や出典が全く示されていないか、不十分です。 出典を追加して記事の信頼性向上にご協力ください。(このテンプレートの使い方) 出典検索?: "スタブ" 回路 – ニュース · 書籍 · スカラー · CiNii · J-STAGE · NDL · dlib.jp · ジャパンサーチ · TWL (2020年3月) 電気工学におけるスタブ (Stub) とは、高周波回路において伝送線路に並列に接続される分布定数線路である。名称は、伝送線路から枝分かれしている様子が切り株 (Stub) のように見えることによる。 分布定数線路では終端負荷と線路長の波長に対する比により、入力端から見たインピーダンスが容量性(キャパシティブ)に機能したり誘導性(インダクティブ)に機能したりするため、高周波回路でインピーダンスマッチングをおこなうための容量負荷(コンデンサ)や誘導負荷(コイル

  • ラッチ回路 - Wikipedia

    アナログ回路の応用もあるが、デジタル回路(論理回路)のひとつとみなされることもある。クロックのある(同期・クロックド)ラッチでは、クロックのエッジ位置でのみ出力が変化するエッジトリガタイプと、「オープン」の期間は素通りするトランスペアレントタイプの2種類に大別される。 用語には揺れがあり、エッジトリガタイプをフリップフロップとし、トランスペアレントタイプのみをラッチとする用法もある。また、エッジトリガタイプを同期式フリップフロップ、セット・リセットとトランスペアレントタイプを非同期式フリップフロップ、などとすることがある。 ラッチを含む回路は状態を記憶することができ、出力は状態と入力の組み合わせで決まる。このような回路を順序回路と呼ぶ。 近年の高速なアナログ回路では、コンパレータや分周回路として差動のラッチ回路が数多く利用される。 SRラッチ回路 最も基礎的なラッチが「SRラッチ」(あるい

    ラッチ回路 - Wikipedia
  • レベルラッチ ‐ 通信用語の基礎知識

    ラッチ信号の種類の一つ。信号レベルのハイまたはローによって、データをラッチ、ないし透過するもののこと。 トランスペアレントラッチともいう。 狭義でラッチと表現した場合は、こちらを指すことが多いようである。 対するトリガーラッチと違い、フリップフロップになっていない。ハイアクティブの場合、ラッチ入力をハイレベルで固定した場合、データはラッチ回路を通過してしまうので注意が必要である。 使い終わったあとは、必ずレベルを元に戻さねばならない。

  • フリップフロップ

    2005/10/17 ©2006, Masaharu Imai 1 第3章 フリップ・フロップ 大阪大学 大学院情報科学研究科 今井 正治 imai@ist.osaka-u.ac.jp http://www-ise1.ist.osaka-u.ac.jp/~imai/ 2005/10/17 ©2006, Masaharu Imai 2 講義内容 � フリップ・フロップの基原理 � RSフリップ・フロップ � Dラッチ � Dフリップ・フロップ � JKフリップ・フロップ � Tフリップ・フロップ � まとめ 2005/10/17 ©2006, Masaharu Imai 3 フリップ・フロップの基原理(1/2) � 帰還を持つインバータ回路(1個の場合) � スイッチング遅延(2 ns)を仮定 � 発振する H L 2 4 6 8 10 12 14 16 2005/10/17 ©2006

  • ラッチ信号 ‐ 通信用語の基礎知識

    例えばシリアルによるラッチICとの通信を例とする。 イネーブル信号をイネーブルとし、シリアルデータをクロック信号とともに必要回数送った後、ラッチ信号を一発入れてあげれば送信した内容が反映される。 イネーブル・クロック・データ・ラッチ ラッチには「レベルラッチ(トランスペアレントラッチ)」と「トリガーラッチ」がある。 トリガーラッチであれば、立ち上がりや立ち下がりを条件として動作するフリップフロップ構造となっているため、例えば立ち上がり条件でのラッチ時、そのままハイで維持しても動作に支障はない。 しかしレベルラッチの場合は、ハイかローかを条件とする。ハイアクティブの場合を例とすると、ラッチ入力をハイレベルで固定した場合、データはラッチ回路を通過してしまうので注意が必要である。使い終わったあとは、必ずレベルを元に戻さねばならない。 また、ラッチはクロックとは非同期で動作するのが一般的である。

  • トリガーラッチ ‐ 通信用語の基礎知識

    場合によってはラッチと呼ばず、フリップフロップと表現される。 対するレベルラッチと違い、フリップフロップになっている。このため、例えば条件が立ち上がりの場合にラッチ入力をハイレベルで固定したとしても、データがラッチ回路を通過することはない。

  • インピーダンス不整合により反射が起きるのはなぜですか? - OKWAVE

    まあ、普通に、回路の微分方程式をたてて、式を追って行けばそうなるんで、なぜ、というのは難しいわけですが。 アナロジーとしての、光の反射はあんまりよくないような気がします。 (ナイーブな意味での)電流は1次元の銅線の中しか通れない(束縛されている)ので、3次元どこでも行ける光とはちょっと違います。 10mくらいある長いスプリングを考えます。さらに、柔らかいスプリングと硬いスプリングをつなぎあわせたものを考えます。で、例えば、柔らかいスプリングの端を前後に振って縦波(別に横波でもいいですけど)を起こしたとすれば、波はスプリングを伝っていきますが、柔らかいスプリングと硬いスプリングの境目で一部は反射して戻ってくるでしょう。 ここで、硬いスプリングといっているのは、つまり、大きな力をかけても、ちょっとしか変位がおきないスプリングのことです。 これは、電気回路の世界でいえば、大きな電圧(電位差)をか

    インピーダンス不整合により反射が起きるのはなぜですか? - OKWAVE
  • サービス終了のお知らせ

    サービス終了のお知らせ いつもYahoo! JAPANのサービスをご利用いただき誠にありがとうございます。 お客様がアクセスされたサービスは日までにサービスを終了いたしました。 今後ともYahoo! JAPANのサービスをご愛顧くださいますよう、よろしくお願いいたします。

  • ダンピング抵抗(Series Termination) - siblog

    「ノイズ対策」という言葉には大きく2つの意味がある。ひとつは回路設計者が最も気にする部分、シグナルインテグリティを確保するためのノイズ対策、もうひとつは回路設計者よりEMC技術者が重点を置く放射ノイズ対策である。 後者は、その一部にシグナルインテグリティの改善を含むのでより広い意味での「ノイズ対策」となるが、極端に波形が汚い場合、回路設計者は放射ノイズにかまってはいられない。なにしろ設計しているシステムが正常に動作しないのだから。 波形が汚くなる要因~すなわちノイズの代表的な例は「反射ノイズ」と「クロストークノイズ」である。反射ノイズの多くは伝送線路系のインピーダンスミスマッチに起因し、段付波形やリンギング・グリッチによる波形割れを引き起こす。クロストークノイズの場合は結果としてグリッチや段付波形となるケースが多い。 これらのノイズ対策は、プリント板のパターン変更や終端設計の見直しによって

    ダンピング抵抗(Series Termination) - siblog
  • EEPROM - Wikipedia

    EEPROM(Electrically Erasable Programmable Read-Only Memory)は不揮発性メモリの一種。E2PROMとも表記される。コンピュータなどの電子機器において、設定情報など、電源を切っても保持すべきデータの記憶に用いられる。 USBメモリのように大量のデータを格納する用途では、従来型のEEPROMよりもその一種であるフラッシュメモリなどの方が経済的である。EEPROMはフローティングゲートMOSFETの配列でできている。 概要[編集] EEPROMは利用者が内容を書き換え可能なROMであり、印加する電圧を読み取りのときよりも高くすることで何回も記憶内容の消去・再書き込みが可能である。高い電圧は最近のEEPROMではチップ内部で発生させるようになっている。EPROMの記憶内容を消去・再書き込みするには、機器の構造にもよるが、通常は一旦取り外す必要

  • 株式会社マクニカ エルセナ カンパニー

    ELSENA WEBサイトにアクセスいただきありがとうございます。 当サイトは、2018年4月1日より下記に移転しました。 お手数ですが、お気に入りやブックマークに登録されている方は変更をお願いいたします。 https://www.els.macnica.co.jp 10秒後に自動的に新しいページにジャンプします。 移動しない場合は こちら から移動できます。

  • 株式会社マクニカ エルセナ カンパニー

    ELSENA WEBサイトにアクセスいただきありがとうございます。 当サイトは、2018年4月1日より下記に移転しました。 お手数ですが、お気に入りやブックマークに登録されている方は変更をお願いいたします。 https://www.els.macnica.co.jp 10秒後に自動的に新しいページにジャンプします。 移動しない場合は こちら から移動できます。

  • 端子に電源よりも高い電圧を与えると何が起こるか: 新適当マイコン電子工作研究所

    最近、3.3Vのマイコンに5Vの電圧を印加する使い方が目に付きます。 この使い方の何が問題なのか、半導体の立場から考えます。 寄生ダイオードがONする ICというのは、一枚のシリコン基板の上に回路を構成したものです。 シリコンに様々な「不純物」を入れて、n型とp型の半導体を作ります。 この図は、CMOSの場合の断面図です。 "Pin"端子には、出力ドライバに使用されているPチャネルMOSFETのドレインであるp型の半導体がつながっています。 また、電源の"VDD"端子は、n型半導体であるシリコン基板につながっています。 そのため、"Pin"端子と"VDD"端子の間には、寄生ダイオードと呼ばれるダイオードが出来上がります。 もし、"Pin"端子の電圧を"VDD"端子の電圧よりも高くすると、この寄生ダイオード"D1"がONして、"Pin"から"VDD"に電流が流れてしまいます。 このため、どの

    端子に電源よりも高い電圧を与えると何が起こるか: 新適当マイコン電子工作研究所
  • 信頼性ハンドブック

  • 未使用端子の処理 | 設計 | FAQ | サポート | ルネサスエレクトロニクス

    (1) MOS 型半導体(uPDxxx など)の入力端子 オープンにすることはできません。入力端子は、電源かグランドへ接続してください(内部でプルアップかプルダウンされている場合を除く)。 (2) 出力端子 通常オープンで構いません。ただしオープン・ドレーン形式の出力端子は、静電気による破壊防止のためトランジスタがオンした状態の電位に接続しておくことをお勧めします。 (3) 入出力端子(データ・バスやアドレス・バス、I/O ポートなど) 機能によって処理の方法が異なります。出力モードに設定可能な場合は、出力モードにします。 この場合は出力端子と同様です。 入力になる可能性がある場合は、適当な抵抗でプルアップ(またはプルダウン)してください。 なお、RF/マイクロ波/表示デバイスでは、製品によって処理方法が異なりますので、販売員にご相談ください。ただし、多チャンネル内蔵のフォトカプ

  • 電子工作室

    I2Cの接続構成とプルアップ抵抗 【I2Cのシステム接続構成】 I2C通信は2種類の信号で通信が可能で、SCLとSDAの2の信号となています。 このときの接続関係を図で示すと下図のようになり、複数のデバイスがバス構成で接続 できるよう、オープンドレインかオープンコレクタの出力回路となっています。 【プルアップ抵抗の決め方】 上図でのプルアップ抵抗値はいくつか良いのでしょうか。これを決める方法には、 下記のパラメータが関係します。 (1) 電源電圧(Vdd) 電源電圧はプルアップ抵抗の最小値を制限します。 これには各ドライバのシンク電流が最大3mAという制限があるので、On電圧 が0.4Vmaxとすれば、下記条件が必要です。 Rp > (Vdd-0.4)/3mA 例えばVdd=5Vとすれば  Rp > 1.5kΩ となります。 (2) バスの浮遊容量 浮遊容量とプルアップ抵抗で形成する時定

  • Insider's Computer Dictionary:フラッシュメモリ とは? - @IT

    フラッシュメモリ (flash memory) 別名 ・flash memory 【フラッシュメモリ】 ・フラッシュROM (flash Read Only Memory) 【フラッシュ・ロム】 不揮発性ROMメモリの一種で、大容量化に向いている。コンピュータシステムのBIOSや電子機器の制御プログラムの格納用という従来のEEPROM(UV-EPROM)的な使い方だけでなく、大容量という特徴を活かして、ディスク的なデータ格納用途としても使われている。デジタルスチルカメラ、モバイル機器などで普及しているスマートメディアやコンパクトフラッシュはその代表的な用途。 フラッシュメモリは、基的には、EEPROM(紫外線消去可能なUV-EPROMの置き換え品)の一種であるが、構造的には、EEPROM(UV-EEPROM)が1bitあたり2トランジスタ必要なのに対し、回路を工夫して1bitあたり1トラ

  • JTAG技術情報トップ | 特殊電子回路

    MITOUJTAGとは何か MITOUJTAGとは スクリーンショット 何ができるのか?(機能一覧) バウンダリスキャン可視化 JTAGロジックアナライザ その他の機能 導入するメリット 選ばれる3つの理由 デバッグスパイラルの回避 電子回路が一日で検証可能になる? 他社製品との違い 今後の開発予定(ロードマップ) 製品について 製品一覧表 MITOUJTAG Pro MITOUJTAG BASIC MITOUJTAG Light JTAGチャレンジ基板 (予約受付中) 機能と特徴 更新履歴 ご購入を検討中の方へ ご購入ガイド ご購入に関するQ&A お問合せフォーム お客様の声 サポート サポート・トップ 使い方ガイド(チュートリアル) 実機での使用例 動画でわかる!使い方 使い方PowerPoint New! ダウンロード JTAGについて JTAGとは何か JTAG技術情報 JTAGな