タグ

Programmingとcache lineに関するyassのブックマーク (5)

  • 第1回 プログラム高速化の基礎

    内容に関する質問は katagiri@cc.u-tokyo.ac.jp まで 第1回 プログラム高速化の基礎 東京大学情報基盤センター 片桐孝洋 1 2013年度 計算科学技術特論A 講義の位置づけ 2 2013年度 計算科学技術特論A 講義日程と内容について  2013年度 計算科学技術特論A(1学期:木曜3限 )      第1回:プログラム高速化の基礎、2013年4月11日  イントロダクション、ループアンローリング、キャッシュブロック化、 数値計算ライブラリの利用、その他 第2回:MPIの基礎、2013年4月18日  並列処理の基礎、MPIインターフェース、MPI通信の種類、その他 第3回:OpenMPの基礎、2013年4月25日  OpenMPの基礎、利用方法、その他 第4回:Hybrid並列化技法(MPIとOpenMPの応用)

  • お探しのページが見つかりません。404 File Not Found : XLsoft エクセルソフト

    お探しのページは一時的にアクセスできない状況にあるか、移動もしくは削除された可能性があります。 リンクが切れている場合は、こちらのお問い合わせフォームよりご連絡ください。

  • 高性能プログラミング技法の基礎 (1)

    高性能プログラミング技法の基礎 (1) 東京大学情報基盤センター 准教授 片桐孝洋 2012年10月30日(火)10:30-12:10 1 スパコンプログラミング(1)、(Ⅰ) 講義日程(工学部共通科目)  1. レポートおよびコンテスト課題 (締切: 2013年2月12日(火)24時)厳守 10月9日: ガイダンス 10月16日  7. 12月11日  行列-行列積の並列化(1) 行列-行列積の並列化(2) コンテスト課題発表 LU分解法(1) LU分解法(2) 並列数値処理の基演算(座学) 8. 12月18日   2.  10月23日:スパコン利用開始 ログイン作業、テストプログラム実行 3.  10月30日 高性能演算技法1 (ループアンローリング) 9. 2013年1月8日  10. 1月15日  4.  11月6日

  • プロセッサー・キャッシュ最適化技法

    © 2007, Intel Corporation. 無断での引用、転載を禁じます。 記載内容は予告なしに変更されることがあります。 *その他の社名、製品名などは、一般に各社の商標または登録商標です。 プロセッサー・キャッシュ最適化技法 インテル株式会社 ソフトウェア&ソリューションズ統括部 ソフトウェア製品部 2 © 2007, Intel Corporation. 無断での引用、転載を禁じます。 記載内容は予告なしに変更されることがあります。 *その他の社名、製品名などは、一般に各社の商標または登録商標です。 Intel、インテル、 Intel ロゴは、アメリカ合衆国およびその他の国における Intel Corporation またはその子会社の商標または登録商標です。 インテル® ソフトウェア開発製品 L1キャッシュでのアクセスミスは数十クロックのペナ ルティーが生じる L2キャッシ

  • スライド 1

    知能制御システム学 画像処理の高速化 ― OpenCV による基礎的な例 ― 東北大学 大学院情報科学研究科 鏡 慎吾 swk(at)ic.is.tohoku.ac.jp 2007.07.03 2 鏡 慎吾 (東北大学): 知能制御システム学 2007.07.03 リアルタイム処理と高速化 • 「リアルタイム」 = 「高速」ではない • 目標となる時間制約が定められているのがリアルタイム処 理である.34 ms かかった処理が 33 ms に縮んだだけで も,それによって与えられた時間制約が満たされるのであ れば,有用な結果だといえる. • 「速いアルゴリズムを使う」のがもちろん基 e.g. 離散フーリエ変換 → 高速フーリエ変換 • ここでは,アルゴリズムは同じなのに,プログラムの書き方 によって速度が変わる典型的な例を見ていく • 試行錯誤の過程でもある 3 鏡 慎吾 (東北大学):

  • 1