エントリーの編集
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
安定化電源回路
オーディオ用の安定化電源とリップルフィルタの回路です。 ■ パワー MOS FETによる安定化電源回路 ■ ト... オーディオ用の安定化電源とリップルフィルタの回路です。 ■ パワー MOS FETによる安定化電源回路 ■ トランジスタによる安定化電源回路 ■ パワー MOS FETによるリップルフィルタ ■ トランジスタによるリップルフィルタ ■ パワー MOS FETによる安定化電源回路 下図は、少ない素子数で、数Vから数百Vまで使える、パワー MOS FETによる正電圧出力と負電圧出力の安定化電源回路です。 出力インピーダンスは、直流から数百KHzまで、0.1オーム以下にできます。 ドロップアウト電圧を下げたい場合はCRDのアノードを、正電圧出力の場合は+VINより高い電圧の所へ、負電圧出力の場合は-VINより低い電圧の所へ接続します。 各定数の目安は、以下のようになります。 R1:数K~数十KΩ R2:数百~数KΩ(FETの発振防止用、通常1KΩ) R3:ZD1 に十分な電流を流すように決める(