タグ

cpuに関するbilliejoeのブックマーク (13)

  • 現代のプロセッサと並列実行 (1/3)- @IT

    第2回 現代のプロセッサと並列実行 株式会社フィックスターズ 中村 孝史 2009/8/24 CPUの周波数の高速化競争が頭打ちになり、1コアにおける処理能力は限界となった。CPUの進化がマルチコア化に向かった結果、並列コンピューティングの門戸が開かれた(編集部) プロセッサのハードウェアは、並列プログラムとは切っても切れない関係にあります。 第1回「並列処理を体感してみよう」で説明したとおり、並列プログラムが流行する背景には、直列プログラムの高速化の限界があります。この限界は、並列化を引き起こしたというだけでなく、これまでの汎用プロセッサではあまり見られないメモリアクセスの方法や、命令実行の方法を採用したプロセッサの登場を引き起こしました。 かつてプログラムの最適化というものは、命令実行に必要なクロック数や、命令数、レジスタ数を考慮したプログラムを書くという意味でした。現代ではこれらの最

  • 【インフォシーク】Infoseek : 楽天が運営するポータルサイト

    日頃より楽天のサービスをご利用いただきましてありがとうございます。 サービスをご利用いただいておりますところ大変申し訳ございませんが、現在、緊急メンテナンスを行わせていただいております。 お客様には、緊急のメンテナンスにより、ご迷惑をおかけしており、誠に申し訳ございません。 メンテナンスが終了次第、サービスを復旧いたしますので、 今しばらくお待ちいただけますよう、お願い申し上げます。

    billiejoe
    billiejoe 2009/07/05
    時間計測
  • アップルはなぜPowerPCを捨てたのか--元IBM幹部、4年後の告白:スペシャルレポート - CNET Japan

    AppleがPowerPCアーキテクチャから手を引き、Intelのx86系に切り替えていくことを発表してから、この6月で4年がたった。当時AppleとIBMの間の討議にも加わっていた人物が、なぜこのような事態が起こったかについて見解を語った。 Appleは2005年6月、重大な転機となる発表を行った。それは、IBMおよびMotorolaとの長きにわたる関係に終止符を打つものだった。このときAppleの最高経営責任者(CEO)Steve Jobs氏は、切り替えの要因はIntelの優れたロードマップにあるとしていた。 Jobs氏は当時の声明で次のように語っている。「将来を見越し、Intelのプロセッサロードマップが圧倒的に強力であると判断した。PowerPCへの移行から10年、Intelの技術がこれからの10年も最高のパーソナルコンピュータを作ってゆくことを助けてくれると考えている」 よく挙げ

    アップルはなぜPowerPCを捨てたのか--元IBM幹部、4年後の告白:スペシャルレポート - CNET Japan
  • UNIXサーバ SPARC Enterprise マルチコア・マルチスレッドプロセッサ「SPARC64 VII+/VII」 - 富士通

    関連製品:SPARC Enterprise M3000, M4000, M5000, M8000, M9000 SPARC64 VII+/VIIは、メインフレーム向けプロセッサの特長である高性能・高信頼を継承した、マルチコア、マルチスレッドのSPARCプロセッサです。 SPARC64 VII+/VIIは1プロセッサに4個のコアを搭載し、プロセッサの性能を強化しています。また1コアを仮想的に2コアに見せるマルチスレッドに対応しているので、コアを効率よく利用できます。 マルチスレッド方式は、SPARC64 VIでVMT(Vertical Multithreading)を採用し、SPARC64 VII+/VIIではさらに効率的な処理を可能とするSMT(Simultaneous Multithreading)を採用しています。これにより、各コア上で2つのスレッドを同時に処理することが 可能となり、

  • 富士通が世界最速となるCPU「Venus」を開発、処理速度はIntelの最速モデルの2.5倍

    富士通日、世界最速となるCPU「Venus」の開発に成功したことを明らかにしました。 日のメーカーが世界最速のCPUを開発するのは10年ぶりにあたるとされており、現在発売されているIntel製CPUの最速モデルの2.5倍にあたる処理能力を実現しているとのこと。 ※17:23に「Venus」の画像を追加しました 詳細は以下から。 富士通が最速CPU開発、10年ぶり日メーカー首位 : 科学 : YOMIURI ONLINE(読売新聞) 読売新聞社の報道によると、富士通が1秒間に1280億回の計算ができる世界最速のCPU(中央演算処理装置)の開発に成功したことを発表したそうです。 このCPUは「Venus」と呼ばれるもので、微細化技術を用いて約2平方センチメートルのチップ上に集積する中枢回路の数を従来の4コアから8コアに増やすことで高速化を実現したとのこと。計算速度はIntel製CPU

    富士通が世界最速となるCPU「Venus」を開発、処理速度はIntelの最速モデルの2.5倍
  • 富士通が最速CPU開発、10年ぶり日本メーカー首位 : 科学 : YOMIURI ONLINE(読売新聞)

    富士通は13日、1秒間に1280億回もの計算ができる世界最速の中央演算処理装置(CPU)の開発に成功したことを明らかにした。 CPU開発は世界最大手の米インテルや米IBMが先行しており、日メーカーが世界最速を達成するのはやはり富士通がトップとなった1999年以来10年ぶりという。 新型CPU「ビーナス」は微細化技術によって約2センチ角のチップ上に集積する中枢回路の数を従来の4個から8個に増やすことで高速化を実現した。計算速度は現行の最速モデルであるインテル製の約2・5倍。設計の工夫で消費電力も3分の1に抑え、省エネ性能も高めた。 使い道は、2010年度末の稼働を目指す理化学研究所の次世代スーパーコンピューターが有力だ。心臓部に数万個が搭載され、新薬開発や地震予知、ロケットエンジンの設計などに威力を発揮すると見られる。一方、パソコンやデジタル家電などへの応用が実現すれば、携帯型の同時通訳装

  • BBC NEWS | Technology | Teraflops chip points to future

  • 【レポート】富士通「SPARC64 VI」マイクロプロセサの動作 - Fall MPF 2006より (1) SPARC64 VIのパイプライン | エンタープライズ | マイコミジャーナル

    2006年10月に開催されたFall MicroProcessor Forumにおいて、富士通の井上氏が同社のSPARC64 VIプロセサについて発表を行った。その発表には、マイクロプロセサ内部の動作に関する貴重な情報が含まれており、この発表資料を基に、現在のハイエンドマイクロプロセサはどのように動いているのかを見てみたいと思う。 まず、SPARC64 VIであるが、名前の示す通り、SPARC64シリーズの第6世代目のプロセサである。因みに初代のSPARC64は、1994年に富士通の子会社であったHAL Computer Systems社から発表されており、SunのUltraSPARCシリーズの発表とほぼ同時期である。あまり知られていないが、富士通は、SPARCという共通の命令仕様を使いながら、10年以上にわたってSunとは独立にSPARCマイクロプロセサを開発してきたと言う歴史をもっ

  • 進化するCPUをパワー全開で走らせるテクニック

    進化するCPUをパワー全開で走らせるテクニック:Dr. K's SQL Serverチューニング研修(8)(1/3 ページ) SQL Serverは一般的にチューニング不要のデータベースと認識されている。しかし基幹系業務システムへの導入が進むにつれて、パフォーマンス・チューニングのニーズは急速に高まってきた。そこで記事では、日におけるSQL Serverコンサルタントの第一人者、熊澤幸生氏にSQL Serverチューニングのノウハウを語っていただくことにした。インタビュアーはSQL Serverへの造詣が深いITジャーナリスト、工藤淳氏が担当する。(編集部) 今回と次回は連載の総仕上げという意味で、SQL Serverのエンジンの話をしていきましょう。具体的には、UMS(User Mode Scheduler)の話をかなり深くまで掘り下げて、UMSとハードウェア上のリソースの関係を紹

    進化するCPUをパワー全開で走らせるテクニック
  • 東大、1チップで512G FLOPSを達成する512コアプロセッサ

    発表会では、東京大学 情報理工学系研究科の平木敬教授が、同プロジェクトの概要、新しく開発したプロセッサなどの説明を行なった。 今回発表されたGRAPE-DRプロセッサは、できる限り機能を絞って小型化したというコプロセッサを512コア搭載し、動作周波数500MHzで512G FLOPSの演算性能を1チップで実現。1チップで512コア、512G FLOPSは世界最高を達成し、また、消費電力は最大60W、アイドル時30Wで、こちらも汎用プロセッサとして演算速度当たり世界最低だという。 プロセッサは16の演算ブロック、共有メモリ、PLL(Phase Locked Loop)などの各モジュールで構成されたシンプルな構造。演算ブロックに32コアを内蔵し、32×16の512コアとなっている。1つのコアはレジスタ、加算(FADD)、乗算(FMUL)など、演算に必要な回路のみに切り詰めたという。演算の実行は

  • 歴史は繰り返すのか?──Meromの「パワー」と「エコ」を調べる

    歴史は繰り返すのか?──Meromの「パワー」と「エコ」を調べる:イマドキのイタモノ(1/2 ページ) インテルが開発コード名「Merom」として開発してきたノートPC向けCPUは、すでに7月末にCore2 Duoとして発表されているが、日からOEMベンダのノートPCに搭載されて実際に販売が開始された。Meromの基的なアーキテクチャは、すでに市場に出回っているデスクトップPC向けCore2 Duoこと開発コード名「Conroe」とほぼ同じ(ConroeがMeromをベースに開発されているのだ)であるのだが、消費電力はConroeよりもずっと低く抑えられている。熱設計時の指標となるTDP(Thermal Desgin Power、熱設計消費電力)は35ワットと、Conroeの65ワットに比べて約半分だ。 今回は、同じ動作周波数のMeromと現行製品であるCore Duo(開発コード名Y

    歴史は繰り返すのか?──Meromの「パワー」と「エコ」を調べる
    billiejoe
    billiejoe 2006/11/05
    core2
  • サービス終了のお知らせ

    サービス終了のお知らせ いつもYahoo! JAPANのサービスをご利用いただき誠にありがとうございます。 お客様がアクセスされたサービスは日までにサービスを終了いたしました。 今後ともYahoo! JAPANのサービスをご愛顧くださいますよう、よろしくお願いいたします。

  • 【レポート】Intel Woodcrestの性能 (1) SPECint | エンタープライズ | マイコミジャーナル

    Intel Developer Forum Springで発表されたCoreアーキテクチャのサーバチップであるXeon 5160の性能ベンチマークが、Intelのウェブサイトで公表された。 整数ベンチマークのSPECint_base2000の性能比較を示す図。出典:Intelのウェブサイト Intelの全ての公表結果を纏めると、次の表のようになる。 Xeon 5160 3GHz、4MB L2$ 1333FSB Xeon 5080 3.73GHz、2MBx2 L2$ 1066 FSB Opteron 285 2.6GHz Xeon 5160 / Xeon 5080 SPECint_base2000 3,012 1,764 1,714 1.71 SPECfp_base2000 2,602 1,880 1,731 1.38 SPECint_rate_base2000 123 81.2

  • 1