DPDK実験環境を 組んでみた話 Dec 29, 2013 Masaru OKI (@masaru0714)
2002 | 10 | 11 | 12 2003 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2004 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2005 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2006 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2007 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2008 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 2009 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 1
Using Intel.com Search You can easily search the entire Intel.com site in several ways. Brand Name: Core i9 Document Number: 123456 Code Name: Emerald Rapids Special Operators: “Ice Lake”, Ice AND Lake, Ice OR Lake, Ice* Quick Links You can also try the quick links below to see results for most popular searches. Product Information Support Drivers & Software
この記事は、インテル® ソフトウェア・ネットワークに掲載されている「Performance Insights to Intel® Hyper-Threading Technology (http://software.intel.com/en-us/articles/performance-insights-to-intel-hyper-threading-technology/)」の日本語参考訳です。 要旨 インテル® ハイパースレッディング・テクノロジー (インテル® HT テクノロジー)¹ は、インテル® アーキテクチャーに基づく多くのサーバーおよびクライアント・プラットフォームでサポートされているハードウェア機能であり、1 つのプロセッサー・コアで 2 つのソフトウェア・スレッドを同時に実行することを可能にします。 「同時マルチスレッディング」としても知られるインテル® HT テク
この記事は、インテル® ソフトウェア・ネットワークに掲載されている「Hyper-Threading: Be Sure You Know How to Correctly Measure Your Server’s End-User Response Time」(http://software.intel.com/en-us/articles/hyper-threading-be-sure-you-know-how-to-correctly-measure-your-servers-end-user-response-time-1/) の日本語参考訳です。 はじめに 最近、独立系ソフトウェア・ベンダー (ISV) からある問題がインテルへ寄せられました。テスト測定において、インテル® Xeon® プロセッサー上でハイパースレッディング (HT) [1] を有効にした場合、Web サーバーシス
はてなグループの終了日を2020年1月31日(金)に決定しました 以下のエントリの通り、今年末を目処にはてなグループを終了予定である旨をお知らせしておりました。 2019年末を目処に、はてなグループの提供を終了する予定です - はてなグループ日記 このたび、正式に終了日を決定いたしましたので、以下の通りご確認ください。 終了日: 2020年1月31日(金) エクスポート希望申請期限:2020年1月31日(金) 終了日以降は、はてなグループの閲覧および投稿は行えません。日記のエクスポートが必要な方は以下の記事にしたがって手続きをしてください。 はてなグループに投稿された日記データのエクスポートについて - はてなグループ日記 ご利用のみなさまにはご迷惑をおかけいたしますが、どうぞよろしくお願いいたします。 2020-06-25 追記 はてなグループ日記のエクスポートデータは2020年2月28
x86/x64 最適化勉強会 #6 で聞いてきましたが、AVX-512 なるものがアナウンスされてました。名前から予想される通り、SIMD レジスタが 512bit になります。SIMD レジスタが 512bit というと Xeon Phi は最初からそうなっているのですが、これが普通の Xeon に降りてくるイメージです。 AVX が「単なる legacy SSE の 256bit 版」ではないのと同様、AVX-512 も「単なる AVX の 512bit 版」ではありません。 SIMD レジスタが zmm という名前で 512bit になる。下位 256bit は ymm としてアクセスできる(xmm に対する ymm と同じ) 64bit モードの場合、SIMD レジスタが 32本使える。これは、zmm だけでなく ymm や xmm でも同様である。32bit モードでは8本のまま
December 5, 2013 Using Intel Performance Counters To Tune Garbage Collection Introduction I have to admit that I was shocked. Indeed, quite shaken when I realised this advent calendar post would be about garbage collection. The topic of GC has raised such passion amongst the advocates of Java and those who believe memory management should be manual. Many an article has been written regarding tiny
Revision History Published: 27 Dec 2013 - first published Updated : 28 Dec 2013 - add TODO list of Samsung 840 and Crucial M500 Updated : 29 Dec 2013 - add Editor's note after slashdot article Updated : 1 Jan 2014 - Add stec-inc S230 SATA Slim Editor's note 29Dec2013 Thank you for everyone's input from the Slashdot story. The additional drives for consideration is extremely useful but they will ha
Intel Makes Major Zlib Performance Improvements Written by Michael Larabel in Intel on 26 November 2013 at 02:05 PM EST. 7 Comments Intel's Open-Source Technology Center has prepared a set of thirteen patches against Zlib to sharply improve the deflate performance. Jim Kukunas of Intel OTC published the set of 13 patches on Monday that include medium and quick deflate strategies, a faster hash fun
北森瓦版 - Northwood Blog (Author : 北森八雲. Since July 10, 2006.) Launch schedule of Intel Xeon server processors(CPU World) CPU Worldでは4ヶ月ほど前にXeonのローンチスケジュールについて述べた。その後Xeon E7-8800 / 4800 / 2800 v2のスケジュールが若干変更となり、またXeon E3-1200 v3 refreshに関する情報や、“Haswell-EP”を使用するXeon E5-2600 v3, E5-1600 v3の情報が新たに入ってきた。そこで、今回は4ヶ月前の記事から新しく入ってきた情報も含めて、Xeonのロードマップを紹介する。 Xeon E5 seriesの第2世代となるXeon E5-2600 v2, E5-1600 v2はこの第
IDF 2012で、2013年に登場と見られるIntelの次世代プロセサ「Haswell」のアーキテクチャが発表された。Haswellのアーキテクチャ全般については大原雄介氏の記事を参照戴くのが分かり易いと思うが、それを補足する意味で、HPC(High Performance Computing)向けの強化ポイントについて詳細に見て行きたい。 Haswellで一番目に付くのは、各コアに256bit長(64bit×4)のFMA演算器を2個装備し、1サイクルに倍精度の浮動小数点演算を16回実行できるようにした点である。また、32bitの単精度浮動小数点なら32回の演算を実行できる。 「京」スパコンに使われている「SPARC64 VIIIfx」とその後継の「SPARC64 IXfx」のコアは8演算、2012年6月にTop500 1位となった「Sequoia」に使われている「BlueGene/Q(
北森瓦版 - Northwood Blog (Author : 北森八雲. Since July 10, 2006.) Intel Formally Introduces Next-Generation Xeon Phi “Knights Landing”.(X-bit labs) Supercomputing Conefernce 13でIntelは“Knight Landing”のコードネームで呼ばれる次世代Xeon Phiを紹介し、“Knight Landing”のCPU版のメモリ仕様とフォームファクタを明らかにした。この“Knight Landing”のCPU版はプログラマビリティを容易にし、さらに性能向上を期待するものである。 “Knight Landing”はHost processorとして使用できる。つまり、標準的なラックに搭載でき、今までのようにCoprocessorとし
高いI/O負荷を連続して掛けた時に各社のSSDがどのような性能特性を示すか、ベンチマークツールを利用して計測していきます。 今回は2013年6月に日本国内で販売が開始されたIntel SSD DC S3500 Seriesの240GBモデルが検証対象です。 Intel SSD DC S3500 Seriesでは、上位モデルのDC S3700 Seriesと同じアーキテクチャが採用されています。インテル製の「PC29AS21CA0」コントローラーとMicron製のキャッシュDRAM、さらには突然の電源断時にデータ保護を行うキャパシタ(the power loss capacitor)を搭載しており、これぞまさにデータセンター向けのSSDと言える製品に仕上がっています。ちなみに、S3700とS3500の構造的な違いは、S3700がより信頼性の高い「HET-MLC NAND」を搭載している点です
While working on the service architecture for one of our projects, I considered several SATA SSD options as the possible main storage for the data. The system will be quite write intensive, so the main interest is the write performance on capacities close to full-size storage. After some research I picked several candidates (I show prices obviously actual for the date of publishing this post): Sam
リリース、障害情報などのサービスのお知らせ
最新の人気エントリーの配信
処理を実行中です
j次のブックマーク
k前のブックマーク
lあとで読む
eコメント一覧を開く
oページを開く