エントリーの編集
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
FPGAのリセット回路 - なつたん
Advanced FPGA Design: Architecture, Implementation, and Optimizationのリセットの章から。 同期リセ... Advanced FPGA Design: Architecture, Implementation, and Optimizationのリセットの章から。 同期リセットと、非同期リセットの違いについて。 非同期リセットにはメタステーブルの問題があり、同期リセットには複数クロックの時にリセット解除のタイミングがコントロールできないことと、パルスのリセットを見逃す可能性がある。 この本で紹介されているのは、リセットをかけるのは非同期で、解除するのは同期型のハイブリッド仕様。 この構成にすると、パルスを逃すこともなく、リセットが入ると非同期ですべての回路にリセットが入り、解除はある程度シーケンスを組んで解除できる。ユーザー回路に入るリセット信号は、CLKで叩いているためメタステーブルの問題も無くなる。 これは知らなかった。今まで外部のリセット信号を、そのまま内部の非同期リセットに突っ込んでいた