エントリーの編集
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
「世界最速」のCPU間通信向け56Gビット/秒受信回路――富士通研
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
「世界最速」のCPU間通信向け56Gビット/秒受信回路――富士通研
富士通研究所は2014年6月、CPUなどのチップ間で56Gビット/秒のデータ通信速度で受信できる回路を開発し... 富士通研究所は2014年6月、CPUなどのチップ間で56Gビット/秒のデータ通信速度で受信できる回路を開発したと発表した。富士通研では「世界最高速のCPU間通信向け受信回路」としている。 富士通研究所は2014年6月13日、CPUなどのチップ間で56Gビット/秒のデータ通信速度で受信できる回路を開発したと発表した。富士通研では「世界最高速のCPU間通信向け受信回路」としている。 データセンターなどで使用されるサーバなどでは、より大規模な処理を行うため、複数のCPUを接続したシステム構成となっている。その際、処理性能をより高速、大規模化するためには、CPU間のデータ通信をより高速化する必要がある。これまでのCPU間データ通信速度は28Gビット/秒程度であり、現在、これを2倍速めた56Gビット/秒通信の標準化が進められている。 ただ、56Gビット/秒の通信速度に対応するには、高速通信で劣化する