エントリーの編集
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
CPUの高速化技術<ハードウェアとソフトウェア<Web教材<木暮仁
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
CPUの高速化技術<ハードウェアとソフトウェア<Web教材<木暮仁
学習のポイント CPUでの処理を高速化するには、高速な演算素子を用いることや並列処理を行うことが有... 学習のポイント CPUでの処理を高速化するには、高速な演算素子を用いることや並列処理を行うことが有効ですが、ここでは、CPUの機能を改善することによる高速化技術を対象にします。 キーワード CPU、高速化技術、パイプライン処理、アウトオブオーダー実行、分岐予測、投機実行、遅延分岐、レジスタりネーミング。スーパースカラ、RISC/CISC、キャッシュメモリ、メモリインタリーブ 高速化の手段 演算機構の高速化 素子の高速化:演算装置の回路、レジスタの素子を高速な素子にする。 →参照:「半導体素子」(hs-rom-ram) パイプライン方式:命令実行のプロセスを細分して複数の命令を並列実行する。 さらに高速化した方式に、スーパスカラ方式、スーパパイプライン方式がある。→後述 ベクトルレジスタ:多数の同一命令を並列実行する。→後述 命令セットの改善:命令を多機能な命令にすることにより命令数を減らす