エントリーの編集
![loading...](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/common/loading@2x.gif)
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
動作合成とC/C++/SystemC/SystemVerilogの協調設計 ―― Cynthesizerの活用事例
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
![アプリのスクリーンショット](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/entry/app-screenshot.png)
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
動作合成とC/C++/SystemC/SystemVerilogの協調設計 ―― Cynthesizerの活用事例
動作合成とC/C++/SystemC/SystemVerilogの協調設計 ―― Cynthesizerの活用事例 渋谷 貴利,内海 功朗,森... 動作合成とC/C++/SystemC/SystemVerilogの協調設計 ―― Cynthesizerの活用事例 渋谷 貴利,内海 功朗,森 義一 ソフトウェアのどの部分をどのような思想でハードウェア化するのか,事例をもとに解説する.具体的には米国Forte Design Systems社の動作合成ツール「Cynthesizer」を利用し,C言語で書かれたソフトウェアの一部をVerilog HDLなどのハードウェア記述言語に変換する.その後,SystemVerilogのDPI機能を利用してハードウェアとソフトウェアの協調検証環境を構築する. (編集部) ソフトウェア(アルゴリズム)をハードウェア化することは以前から行われてきましたが,最近の設計技術の発展により,容易かつ迅速に実現できるようになってきました.ハードウェア化による利点として, 大幅な性能向上低消費電力化(低クロック化)CPU