エントリーの編集
![loading...](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/common/loading@2x.gif)
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
![アプリのスクリーンショット](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/entry/app-screenshot.png)
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
FPGA/CPLD
FPGA/CPLD XC95XX XC9536,XC9572,XC95108を使って製作した回路です。 ロータリー... FPGA/CPLD XC95XX XC9536,XC9572,XC95108を使って製作した回路です。 ロータリーエンコーダの信号処理回路 インクリメンタル・ロータリーエンコーダからのA相、B相を入力し回転方向と×1、×2、×4の逓倍したパルス数(16ビット)を出力する回路をXilinx社のXC9572上に実現しました。マイコンと接続する場合にポート数を節約するためにパルス数は4ビット毎にマルチプレクスされて出力します。 MAX7000A EPM7256A(DWM2003年1月号付属CPLD基板)を使って製作した回路です。 LeonardoSpectrum-Alteraは2003年3月31日で契約が切れたそうなので、VHDL記述での論理合成はMAX+PLUS II Advanced Synthesis を使っています。配置配線からデバイスへのダウンロードまではMAX+PLUS