エントリーの編集
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
Verilatorのコンパイルフローを観察する (9. Veritalor Internalsのドキュメントを読む) - FPGA開発日記
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
Verilatorのコンパイルフローを観察する (9. Veritalor Internalsのドキュメントを読む) - FPGA開発日記
VerilatorのInternalドキュメントを読む。ソースコードを読んでいるだけではだんだん良く分からなくなっ... VerilatorのInternalドキュメントを読む。ソースコードを読んでいるだけではだんだん良く分からなくなってきたので、一応概要を確認しておく。 github.com Verilator Internals このファイルではVerilatorの内部構造とプログラミングの詳細について議論する。これは開発者が問題をデバッグするときに参照するためのものである。 Verilator Internalsのプレゼンテーション http://www.veripool.org も参照のこと。 コードフロー Verilatorフロー Verilatorのメインフローは、Verilator.cppのprocess()関数を追いかけることができる。 最初に、コマンドラインで指定されたファイルが読み込まれる。ファイルを読み込んだことでプリプロセッシングが動作しFlexによる字句解析とBisonによる構文解析