![](https://cdn-ak-scissors.b.st-hatena.com/image/square/19888c5cb3b8826e8b70d150df99f4a4b444f9d5/height=288;version=1;width=512/https%3A%2F%2Fimage.itmedia.co.jp%2Fenterprise%2Farticles%2F0511%2F09%2Fintel_rattner.jpg)
エントリーの編集
![loading...](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/common/loading@2x.gif)
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント1件
- 注目コメント
- 新着コメント
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
![アプリのスクリーンショット](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/entry/app-screenshot.png)
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
「20コア、30コア、あるいはそれ以上のマルチコアも」――Intelの未来予想図
米Intelのシニアフェローでコーポレートテクノロジ統括本部長を務めるジャスティン・R・ラトナー氏が来... 米Intelのシニアフェローでコーポレートテクノロジ統括本部長を務めるジャスティン・R・ラトナー氏が来日。今後の研究の方向性について語った。 「インテルは今年デュアルコア製品の出荷を開始したが、今後の半年で、Intelプロセッサ製品すべてがデュアルコア化されるだろう」――米Intelのシニアフェローでコーポレートテクノロジ統括本部長を務めるジャスティン・R・ラトナー氏は、11月8日に行われた説明会の席でこのように語った。 ラトナー氏は「5~10年後には10コアや20コア、30コア、あるいはそれ以上のメニーコアプロセッサを提供できるよう、研究開発に取り組んでいる」(ラトナー氏)と述べた。 そこで重要な役割を担うテクノロジの1つが、「トランザクショナルメモリ」だ。複数のスレッドを実行する際、データの競合やエラーなどを防ぐために排他処理を行う現行の方式に代わり、複数のコアでメモリを共有し、同時に
2005/11/09 リンク