エントリーの編集
![loading...](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/common/loading@2x.gif)
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
記事へのコメント1件
- 注目コメント
- 新着コメント
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
![アプリのスクリーンショット](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/entry/app-screenshot.png)
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
MobileNetV2のFPGAデモ
IdeinのSitnikov Evgeniiです。読み方:シトニコフ エフゲニー。 Ideinでは深層学習をFPGAで実装をやっ... IdeinのSitnikov Evgeniiです。読み方:シトニコフ エフゲニー。 Ideinでは深層学習をFPGAで実装をやっています。 デモの目的MobileNetV2を試実装したい:速度と弱点を明確にしたい新しい設計方を試してみたい 設計とRTL SimulationをC言語で実施できるようにするVerilog言語では実装だけNeuralNetwork向け超速カメラインタフェース環境を開発したいNN向けのデバッギングとI/O環境を開発したい画像処理とNNのリアルタイム接続の経験を積みたいモデルTensorFlowのMobileNetV2を再学習なしで全体を16ビット整数量子化(9 bit Fractional Part)をかけたもの。 Fractional Part を8ビットではなく9ビットにした理由は,9 bitの場合に一番高いTop1精度が出ていたため元のfp32ビットの精度:
2020/08/03 リンク