エントリーの編集
![loading...](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/common/loading@2x.gif)
エントリーの編集は全ユーザーに共通の機能です。
必ずガイドラインを一読の上ご利用ください。
MIST32 : Processor Architecture [Open Design Computer Project]
記事へのコメント0件
- 注目コメント
- 新着コメント
このエントリーにコメントしてみましょう。
注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
![アプリのスクリーンショット](https://b.st-hatena.com/bdefb8944296a0957e54cebcfefc25c4dcff9f5f/images/v4/public/entry/app-screenshot.png)
- バナー広告なし
- ミュート機能あり
- ダークモード搭載
関連記事
MIST32 : Processor Architecture [Open Design Computer Project]
MIST32はアウトオブオーダ実行を行うことを前提としたプロセッサアーキテクチャです。命令セットレベル... MIST32はアウトオブオーダ実行を行うことを前提としたプロセッサアーキテクチャです。命令セットレベルでアウトオブオーダ実行に必要となるハードウェアを極力小さくできるように配慮し、命令レベルの並列化を低消費電力で実現しようとするアーキテクチャです。主な特徴としてはwith Flag命令の廃止やフラグチェーンの廃止、があります。 このページではMIST32 ISA1.0についての詳細について記載しています。 MIST32アーキテクチャでは基本的に従来のプロセッサで存在するADDCなどの、1つ前のフラグを参照する命令は廃止しています。これにより、アウトオブオーダー実行において使用する、リザベーションステーションの待ち受け数を最低限に減らすことが可能となります。待ち受けや依存性解析は非常に大きなハードウェアを必要とするため、低消費電力で動作させるためには待ち受けユニットを減らすことが必要です。な